포지션 상세 정보
- 기술스택
Git
Perl
Python
HW
Shell
Closure Compiler
- 주요업무
Job Purpose As a Physical Implementation Engineer, you will participate in the synthesis, SDC Clean(GCA), Eauivalence check, DFT(BIST/BIRA/SCAN) Design&verification, UPF low power design and Static Timing Analysis(Timing Closure). Principal Accountabilities ㆍDFT Implementation ㆍSCAN insertion / ATPG / Scan Simulation (Test Compiler / TetraMax) ㆍBIST/BIRA Insertion & Simulation : Tessent MBIST / JTAG / IJTAG ㆍSDC Creation & Clean ㆍSpyglass LINT/SDC/DFT Check ㆍLogic Synthesis : DC/DCT/DCG ㆍEquivalence Check : Formality/Conformal ㆍLDRC : Logic Design Rule Check (Spyglass_LDRC) ㆍSTA (Static Timing Analysis) ㆍTiming Closure : cross-talk/noise/mttv/setup/hold fix (Prime_Time, Physical-aware ECO) ㆍLow Power Design : UPF Creation & Low power Rule Check(VC_LP) ㆍMulti-voltage, Multi power domain, Power-gating, Clock-gating. ㆍPower Analysis : Vectored / Vectorless (PTPX) ㆍImplementation 자동화 Platform 개발 ㆍSimulator & Debugger : VCS / NC-verilog / Verdi -Key Performance Measures ㆍUnderstanding SoC/ASIC design flow. ㆍPerform Hierarchical Implementation(SYN/DFT/STA/UPF) in Samsung 14nm or less process.
- 자격요건
ㆍScripting (shell, tcl, perl, phython, etc.) ㆍVersion Control system (Git, CVS, ClearCase, Perforce, etc.) ㆍBus protocol (AMBA, NoC etc) ㆍFluent in English (Business letter/email reading & writing etc.)
- 우대사항
ㆍDFT 전문성을 보유하신 분 ㆍTop level DFT Architecture 설계 경험이 있으신 분 ㆍHPDF DFT 경험 (Top/Block level)이 있으신 분 ㆍATE Vector setup 및 Yield 개선 업무 경험이 있으신 분 ㆍIJTAG(IEEE1687) 경험( Tessent tool 이용 )이 있으신 분 ㆍHierarchical implementation Flow 경험이 있으신 분 ㆍSEC 14nm 이하 공정 경험이 있으신 분 ㆍCPU (ARM Cortex Series, RISC-V 등) 1.0 GHz 이상 Hardening 경험이 있으신 분 ㆍDVFS implementation 경험이 있으신 분 ㆍHSI IP Hardening 경험(LPDDR4 PHY / PCIe PHY / Ethernet PHY / SerDes PHY)이 있으신 분 ㆍ설계 자동화 platform 개발 경험이 있으신 분 ㆍHigh-frequency Bus 구현 경험이 있으신 분
- 복지 및 혜택
ㆍ종합건강검진 ㆍ유급병가지원 ㆍ단체상해보험지원 ㆍ경조사지원 ㆍ명절선물 ㆍ생일선물 ㆍ중식제공 ㆍ사내스낵바무한운영 ㆍ도서구매지원 ㆍ사내도서관 ㆍ유연근무제 ㆍ주차지원
- 채용절차 및 기타 지원 유의사항
ㆍ서류전형 팀별면접 임원면접 최종합격 ㆍ면접일정은 추후 통보됩니다. -접수된 서류는 채용과 무관한 곳에는 사용하지 않습니다. -‘채용절차법’에 의거하여 반환 청구 기간 내 채용서류의 반환을 청구할 수 있습니다. • 반환 서류 : 채용과정에서 제출한 서류 (*온라인으로 제출한 채용 서류 제외) • 반환 청구 기간 : 결과 통지일 (채용여부가 확정된 날)로부터 180일 이내 • 반환 청구 신청 : careers@semifive.com 반환 청구 메일 신청 • 서류 반환 절차 : 신청 확인된 날로부터 14일 이내 지정한 주소지로 등기우편 발송 -지원 접수일로부터 반환 청구기간이 지난 서류는 별도의 파기 신청이 없더라도 ‘개인정보보호법’에 의거하여 지체 없이 채용 서류 일체를 파기할 예정입니다.
기업/서비스 소개
기업상세 정보로 이동
Founded in Seoul in 2019, SEMIFIVE is basing its foundation on Korea’s semiconductor design competency that was amassed for more than 20 years. With expertise in front-end to back-end design, SEMIFIVE has become the fastest-growing silicon design company that offers the most comprehensive design solutions. SEMIFIVE’s core business is its innovative Platform SoC that enables low-cost & high-efficiency SoC design, and also provides various design solutions for global customers through its diverse network. As the cost of developing an SoC and the demand for customized silicon continue to grow rapidly, SEMIFIVE’s Platform SoC will play a key role in turning innovative ideas into silicon. SEMIFIVE, hand in hand with global innovation leaders, is growing as a leading partner for future SoC designs, and thereby becoming: The New Global Hub of Custom Silicon.